Etiket: KAYAN NOKTALI SAYI
Yapay Sinir Ağı Eğitiminin IEEE 754 Kayan Noktalı Sayı Formatı ile Fpga Tabanlı Gerçeklenmesi
Bu bildiride, ileri beslemeli iki katmanlı bir Yapay Sinir Ağı(YSA)’nın geriye yayılım ile eğitiminin FPGA (Field Programmable Gate Array) üzerinde gerçeklenmesi ÖZEL-VEYA problemi baz alınarak anlatılmıştır. Çalışmada, YSA eğitim işlemlerinin (Çok Katmanlı Alıgılayıcı(ÇKA) ve Geriye Yayılım(GY)) FPGA üzerinde paralel gerçeklenmesi özellikle sağlanmıştır. Eğitimin gerçeklenmesinde Xilinx FPGA ailesine ait 2vp30fg676-7 yongası kullanılmıştır. Çalışma sonucunda az yer kaplayan ve çıkışta elde edilen hata değerinin önemsenmeyecek kadar küçük olduğu bir eğitim gerçeklenmiştir.
Hızlı Fourier Ve Ters Hızlı Fourier Dönüşümlerinin FPGA’da Donanımsal Olarak Gerçeklenmesi
Bu bildiride, HFD ve THFD algoritmalarının FPGA kiti üzerinde gerçeklenmesi anlatılmaktadır. Bu çalışmada FPGA kullanılmasının nedeni, FPGA’in tekrar düzenlenebilir mantık bloklarından oluşuyor olması ve aynı zamanda paralel veri işleme özelliğine sahip olmasıdır. Uygulamalar, Xilinx firmasına ait Virtex2P xc2vp30fg676-7 FPGA kiti üzerinde geliştirilmiştir. Kodlar VHDL dilinde yazılmıştır. HFD ve THFD algoritmalarının gerçeklenmesi için sırasıyla 60 ve 72 saat darbesi zaman gerekmektedir. Çalışmada, 100 MHz’lik osilator frekansına sahip FPGA ile gerçeklenme süreleri 0.6 µs ve 0.72 µs’lik işlem zamanlarına denk gelmektedir.
Akıllı Anten Algoritmalarının IEEE 754 Kayan Sayı Formatı ile FPGA Tabanlı Gerçeklenmesi ve Performans Analizi
Bu makalede, akıllı anten sistemi’nde (AAS) kullanılan en az ortalamalı kareler (Least Mean Square,LMS) ve sabit modül (Constant Modulus, CM) uyarlanabilir ışın şekillendirme algoritmalarının alanprogramlamalı kapı dizileri (Field Programmable Gate Array, FPGA) tabanlı gerçekleştirilmesi üzerindedurulmaktadır. Bu algoritmaların gerçekleştirilmesinde Xilinx FPGA ailesine ait 2vp30fg676-7 cihazıkullanılmaktadır. Ayrıca sistemi besleyecek olan anten girişileri de farklı bir FPGA cihazın programlanmasıylaoluşturulmuş Veri Yolu modülü’nden alınmaktadır. FPGA üzerinde gerçekleştirilen ışın şekillendirmealgoritmaları VHDL kullanılarak kodlanmıştır. Baz istasyonundaki anten dizisi olarak ise düzgün doğrusal dizianten konfigürasyonu seçilmiştir. Anten dizisinden alınan sinyalin, gezgin kullanıcı tarafından CDMA 2000 formatında gönderildiği ve bu sinyalin değişen çoklu yol koşullarına maruz kaldığı varsayılmıştır