Mehmet Ali Çavuşlu, Fuat Karakaya
IEEE 18th Signal Processing and Communications Applications Conference, 2010, Page(s):141-144
Özet: Bu bildiride, Ayrık Dalgacık Dönüsümü ve Ters Ayrık Dalgacık Dönüsümlerinin FPGA tabanlı donanımsal gerçeklenmesi anlatılmaktadır. ADD ve TADD algoritmaları, Altera Cyclone-II FPGA’sı üzerinde donanımsal
gerçeklenmistir. Satır ve sütun filtreleme islemleri level-bylevel mimarisinde olduğu gibi sırası ile uygulanmaktadır. Fakat verilerin okunma/yazma islemleri için adresleme, uygulanacak filtrenin türüne göre kontrol edilerek ADD ve TADD’nin tek filtre kullanılarak gerçeklenmesi sağlanmıstır. Bu tür kullanım hem okuma/yazma islemlerinde zaman kaybında hem de donanım alanı maliyetinde avantaj sağlamaktadır. Bu yaklasım ile, ADD ve TADD algoritmalarının donanımsal gerçeklenmesi için sadece %2’lik alan gerekmektedir.